enum
No. | 名称 | 属性 | 説明 |
---|---|---|---|
1 |
《no identifier》 | ||
Y2_IS_HW_ERR | 1<<31 | Interrupt HW Error | |
Y2_IS_STAT_BMU | 1<<30 | Status BMU Interrupt | |
Y2_IS_ASF | 1<<29 | ASF subsystem Interrupt | |
Y2_IS_POLL_CHK | 1<<27 | Check IRQ from polling unit | |
Y2_IS_TWSI_RDY | 1<<26 | IRQ on end of TWSI Tx | |
Y2_IS_IRQ_SW | 1<<25 | SW forced IRQ | |
Y2_IS_TIMINT | 1<<24 | IRQ from Timer | |
Y2_IS_IRQ_PHY2 | 1<<12 | Interrupt from PHY 2 | |
Y2_IS_IRQ_MAC2 | 1<<11 | Interrupt from MAC 2 | |
Y2_IS_CHK_RX2 | 1<<10 | Descriptor error Rx 2 | |
Y2_IS_CHK_TXS2 | 1<<9 | Descriptor error TXS 2 | |
Y2_IS_CHK_TXA2 | 1<<8 | Descriptor error TXA 2 | |
Y2_IS_IRQ_PHY1 | 1<<4 | Interrupt from PHY 1 | |
Y2_IS_IRQ_MAC1 | 1<<3 | Interrupt from MAC 1 | |
Y2_IS_CHK_RX1 | 1<<2 | Descriptor error Rx 1 | |
Y2_IS_CHK_TXS1 | 1<<1 | Descriptor error TXS 1 | |
Y2_IS_CHK_TXA1 | 1<<0 | Descriptor error TXA 1 | |
Y2_IS_BASE | Y2_IS_HW_ERR | Y2_IS_STAT_BMU | ||
Y2_IS_PORT_1 | Y2_IS_IRQ_PHY1 | Y2_IS_IRQ_MAC1 | Y2_IS_CHK_TXA1 | Y2_IS_CHK_RX1 | ||
Y2_IS_PORT_2 | Y2_IS_IRQ_PHY2 | Y2_IS_IRQ_MAC2 | Y2_IS_CHK_TXA2 | Y2_IS_CHK_RX2 | ||
Y2_IS_ERROR | Y2_IS_HW_ERR | Y2_IS_IRQ_MAC1 | Y2_IS_CHK_TXA1 | Y2_IS_CHK_RX1 | Y2_IS_IRQ_MAC2 | Y2_IS_CHK_TXA2 | Y2_IS_CHK_ |
目次 | ファイル一覧 | 関数一覧 | ネームスペース一覧 | クラス一覧 | #define一覧 | マクロ一覧 | 外部変数一覧 | 構造体一覧 | 共用体一覧 | 列挙体一覧 | Const一覧 | 索引 | サイドメニュー